欧美成人黄色网_欧美精品久久_国产在线一区二区三区_免费视频久久久_亚洲二区视频_欧美大片免费高清观看

產品分類

當前位置: 首頁 > 工業電氣產品 > 端子與連接器 > 線路板連接器 > FFC連接器

類型分類:
科普知識
數據分類:
FFC連接器

連接SPI接口器件 - 第一部分

發布日期:2022-04-28 點擊率:62

【導讀】LEC2 Workbench系列技術博文主要關注萊迪思產品的應用開發問題。這些文章由萊迪思教育能力中心(LEC2)的FPGA設計專家撰寫。LEC2是專門針對萊迪思屢獲殊榮的低功耗FPGA和解決方案集合的全球官方培訓服務供應商。


連接SPI接口器件 - 第一部分


LEC2 Workbench系列技術博文主要關注萊迪思產品的應用開發問題。這些文章由萊迪思教育能力中心(LEC2)的FPGA設計專家撰寫。LEC2是專門針對萊迪思屢獲殊榮的低功耗FPGA和解決方案集合的全球官方培訓服務供應商。


萊迪思Crosslink?-NX FPGA擁有豐富的特性,可加速實現高速和低速接口。本文(系列博文的第一篇)描述了使用Crosslink-NX FPGA連接基于SPI的外部組件。第一篇博文介紹了使用兩個時鐘域實現連接DAC(亞德諾半導體公司的AD7303 DAC)的SPI接口。第二篇博文將介紹使用單個時鐘域實現連接ADC(亞德諾半導體公司的 ADC AD7476)的SPI接口。兩個案例中呈現了兩種截然不同的實現接口的方法。


兩個時鐘域的實現方案(dac_2c)


亞德諾半導體公司(ADI)的AD7303模塊用作外部DAC。圖1顯示了接口的時序圖和時序參數。在本例中,SCLK頻率為30 MHz。時序參數t4、t5和t6在時序約束規范時尤其需要關注,它們將在set_output_delay約束中使用。


連接SPI接口器件 - 第一部分

圖1:時序圖和時序特征


兩個時鐘域解決方案的實現如圖2所示。


連接SPI接口器件 - 第一部分

圖2:兩個時鐘域SPI接口的實現


使用的參數:


輸入時鐘頻率:100 MHZ

內部時鐘CLK_120頻率:120 MHZ

內部時鐘CLK_30頻率:30 MHZ

生成的時鐘dac_sck:30 MHZ


PLL_120_30


PLL從外部時鐘CLK(100 MHz)生成兩個內部相位同步時鐘CLK_120和CLK_30。


dac_sample_gen模塊


dac_sample_gen模塊為dac_fsm生成采樣信號(轉換)。采樣信號開始向DAC傳輸數字數據。采樣率通過sample_select [1:0]信號設置,如表1所示。dac_sample_gen的框圖如圖3所示。


連接SPI接口器件 - 第一部分

表1:采樣率設置


連接SPI接口器件 - 第一部分


連接SPI接口器件 - 第一部分

圖3:dac_sample_gen的框圖


mode_select控制信號控制方波信號或三角波信號的生成,作為DAC的輸入數據。


sync_stage模塊


dac_sample_gen模塊與CLK_120一起工作。控制單元dac_fsm是CLK_30域的一部分。sync_stage模塊將轉換信號從CLK_120域傳輸到CLK_30域。來自dac_fsm的相應信號從CLK_30域傳輸到CLK_120。sync_stage的框圖如圖4所示。


連接SPI接口器件 - 第一部分

圖4:sync_stage的框圖


dac_fsm模塊用于雙時鐘實現方案


dac_fsm模塊控制生成傳輸到DAC的控制/數據信號。為了遵循圖1給出的t4、t5和t6的值,dac_fsm在CLK_30的下降沿工作。Dac_fsm作為狀態機實現。


連接SPI接口器件 - 第一部分

圖5:控制結構dac_fsm狀態機轉換信號被識別后,bit_count計數器加載值15。串行數據在時鐘信號CLK_30的下降沿輸出到dac_sdata上。傳輸16位數據后,dac_fsm再次發出就緒信號并等待下一個轉換信號。


約束兩個時鐘域解決方案的設計


1. 約束時鐘CLK


連接SPI接口器件 - 第一部分


2. 約束時鐘CLK_120和CLK_30


無需明確定義CLK_120和CLK_30這兩個時鐘信號,因為它們會由設計軟件自動定義。這兩個時鐘也稱為自動生成時鐘。


連接SPI接口器件 - 第一部分


3. 約束dac_clk


連接到端口dac_sck的時鐘信號是內部時鐘CLK_30的副本。該信號被外部DAC解讀為時鐘。因此,該信號也必須被定義為時鐘,便于正確描述t4、t5和t6的時間要求。該時鐘即所謂的手動生成時鐘。


連接SPI接口器件 - 第一部分


4. 約束DAS輸入/FPGA輸出


時間值t4、t5和t6描述了外部模塊的setup/hold要求。這些要求使用 set_output_delay約束進行描述。


連接SPI接口器件 - 第一部分


運行兩個時鐘域解決方案的時序分析


時序分析報告顯示了兩個時鐘信號CLK_120和CLK_30之間的關系。


連接SPI接口器件 - 第一部分


連接SPI接口器件 - 第一部分


注意CLK_120和CLK_30的跨時鐘域參數,反之亦然。這正是我們所期望的。


對輸出信號dac_sync和dac_sdata的分析展示了基于set_output_delay約束實現的setup slack和hold slack。


連接SPI接口器件 - 第一部分


總結總之,兩個時鐘域提供了一些功耗方面的優勢,因為設計的一部分以較低的速度運行。此外,時序約束也很容易指定。該項目(dac_2c)可在LEC2索取。

(來源:萊迪思)


免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請電話或者郵箱editor@52solution.com聯系小編進行侵刪。



推薦閱讀:

MOSFET性能改進:RDS(ON)的決定因素

數字信號控制器構建更好的汽車和電動汽車系統" style="white-space: normal;">如何使用數字信號控制器構建更好的汽車和電動汽車系統

了解 3 種靜態電流 (IQ) 的規格

高壓放大器在交變電場空間電荷測量研究中的應用

使用 LTspice 進行電源電路設計的技巧

下一篇: PLC、DCS、FCS三大控

上一篇: 連接SPI接口器件 - 第

推薦產品

更多
主站蜘蛛池模板: 国产亚洲福利精品一区二区 | 香蕉久久高清国产精品免费 | 男女下面一进一出好爽视频 | 成人午夜久久精品 | 亚洲综合影视 | 国产亚洲一区二区在线观看 | 久久黄网| 国产亚洲精品精品国产亚洲综合 | 婷婷开心激情综合五月天 | 亚洲精品久久久久久久久久久 | 综合偷自拍亚洲乱中文字幕 | 亚洲日韩国产精品乱-久 | 欧美成人一品道免费视频 | 国产福利写真视频在线观看 | 久久91精品国产91久久麻豆 | 欧美综合亚洲 | 美女一级毛片免费观看 | 国产又色又爽又黄又免费 | 国产公开免费人成视频 | 精品日韩在线视频 | 男人的天堂亚洲一线av在线观看 | 狠狠综合视频精品播放 | 偷国产乱人伦偷精品视频 | 福利一二三区 | 丰满人妻熟妇乱又伦精品软件 | 高清偷自拍第1页 | 免费观看添你到高潮视频 | 免费一级毛片在线播放视频 | 国产成人a∨激情视频厨房 国产成人aaaaa级毛片 | 欧美成人午夜精品久久久 | 久射久| 天天色天天操天天射 | 九九精品视频一区二区三区 | 少妇做爰免费视看片 | 国产精品综合久成人 | 美女色综合 | 特级毛片免费视频 | 久久99影院网久久久久久 | 性做久久久久久久久老女人 | 成人亚洲国产综合精品91 | 国产男女免费完整视频 |