發(fā)布日期:2022-07-15 點擊率:30
Altium Designer是業(yè)界首例將設(shè)計流程、集成化PCB 設(shè)計、可編程器件設(shè)計和基于處理器設(shè)計的嵌入式軟件開發(fā)功能整合在一起的產(chǎn)品,可同時進行原理圖、PCB和FPGA設(shè)計以及嵌入式設(shè)計的解決方案,具有將設(shè)計方案從概念轉(zhuǎn)變?yōu)樽罱K成品所需的全部功能。Altium創(chuàng)新電子設(shè)計平臺延續(xù)其統(tǒng)一電子設(shè)計方面的優(yōu)勢,為設(shè)計人員提供超越傳統(tǒng)點設(shè)計工具的功能。
新推出的Altium Designer 6.9與 Altium桌面級 NanoBoard 可重構(gòu)開發(fā)平臺相結(jié)合,構(gòu)建起一個獨特的產(chǎn)品開發(fā)環(huán)境,為設(shè)計人員構(gòu)思和創(chuàng)建創(chuàng)新產(chǎn)品提供更多自由空間。借助桌面級NanoBoard可重構(gòu)硬件開發(fā)平臺,工程師可對設(shè)計進行快速簡單的測試、分析和調(diào)試。在完成最初的設(shè)計和開發(fā)之后,Altium創(chuàng)新電子設(shè)計平臺還能為設(shè)計帶來諸多優(yōu)勢,例如,保留源文件、保護IP,并可在將來以多種方式將設(shè)計出的器件與新的“生態(tài)系統(tǒng)”相連。
Altium的桌面NanoBoard是可重構(gòu)的開發(fā)平臺,利用大容量、低成本的可編程器件,以進行數(shù)字設(shè)計快速交互的實現(xiàn)和調(diào)試,可在設(shè)計移入 PCB 生產(chǎn)之前增強整個設(shè)計項目的設(shè)計、實現(xiàn)和調(diào)試能力。目前可交換子板在目標 FPGA 到已連接外圍設(shè)備之間可支持更多的 IO 連接,為硬件概念的快速原型化提供了簡單有效且成本低的方法。據(jù)悉,Altium 將繼續(xù)開發(fā)其他外圍板,以便于評估新的和替代技術(shù)選項,如無線聯(lián)網(wǎng)。
Altium Designer 6.9一體化電子設(shè)計平臺。
Altium Designer 6.9不僅保留了諸如實時三維 PCB 可視化技術(shù)等功能,還新增了多個強大功能,如可編程技術(shù)支持和系統(tǒng)連接性。據(jù)Altium公司中國區(qū)技術(shù)支持與應(yīng)用經(jīng)理劉景伯介紹,此次發(fā)布的強大功能包括:元件的三維 STEP 文件導(dǎo)入;完整電路板裝配的三維 STEP 導(dǎo)出;三維陰影和按層顯示對象顏色;增強的透明層模式選項;FPGA 器件電源監(jiān)控;實現(xiàn)原理圖/器件表轉(zhuǎn)換的設(shè)計重構(gòu)功能。Altium Designer 6.9 還擁有新增的 FPGA 外設(shè)內(nèi)核(同時支持OpenBus和原理圖設(shè)計)、上下文關(guān)聯(lián) C 語言幫助、將三維圖片輸入 Windows 剪貼板的功能,以及諸如單位切換、三維原點標記等新增的用戶界面功能。強大的3D功能使得電子設(shè)計與機械結(jié)構(gòu)設(shè)計緊密聯(lián)系在一起,大幅提高設(shè)計效率,縮短產(chǎn)品開發(fā)周期。
此外,Altium Designer 6.9在IP模塊的導(dǎo)入和源文件保護方面也帶來了新的優(yōu)勢。Altium創(chuàng)新電子平臺可以保護知識產(chǎn)權(quán)、保留源文件、在將來以多種方式將設(shè)計出的器件與新的系統(tǒng)相連。其重要優(yōu)勢包括:設(shè)計IP編入系統(tǒng)、而非裝于PCB板;源代碼不隨產(chǎn)品一起發(fā)布,更易于保護IP;軟設(shè)計能夠在設(shè)計硬件平臺之前進行,還可以硬件設(shè)計完成之后繼續(xù),或是在完成硬件制造、甚至是產(chǎn)品交付之后繼續(xù)。
目前FPGA在嵌入式設(shè)計中扮演愈加重要的角色,可編程邏輯設(shè)計、嵌入式軟件設(shè)計和板卡設(shè)計之間的相互依存度日益增加。Altium Designer 6.9具有強大的FPGA及其嵌入式軟件開發(fā)功能,包括方便友好的開發(fā)流程和操作界面,大量的免費的IP核,分別適合硬件工程師和軟件工程師進行系統(tǒng)開發(fā)的工具。該工具支持目前主流的可編程器件,如Xilinx、Altera、Lattice、Actel等公司的產(chǎn)品,可以簡化FPGA的開發(fā)難度,以前FPGA開發(fā)需要了解HDL語言,但是現(xiàn)在利用Altium Designer,即使不懂硬件描述語言的設(shè)計人員只需短期培訓(xùn)就可以完成FPGA開發(fā)。
“一體化、強大的軟設(shè)計能力是目前電子產(chǎn)品開發(fā)系統(tǒng)應(yīng)該具備的功能和特征,也是電子產(chǎn)品開發(fā)系統(tǒng)的未來發(fā)展趨勢。”Altium中國區(qū)市場經(jīng)理黃路凡表示。Altium創(chuàng)新電子設(shè)計平臺讓設(shè)計師能夠在軟領(lǐng)域中進行設(shè)計,而無需預(yù)先決定產(chǎn)品的硬件平臺。通過一體化環(huán)境,設(shè)計人員可運用低成本、高性能的可編程器件來創(chuàng)造和實現(xiàn)產(chǎn)品IP core模塊設(shè)計和使用,從而獲得可持續(xù)的產(chǎn)品競爭優(yōu)勢。